Cadence发布电子开发工具新版本,可解决新出现的芯片封装设计问题
Cadence设计系统公司发布了电子开发工具SPB 16.2版本,全力解决电流与新出现的芯片封装设计问题 。最新版本提供了高级IC封装/系统级封装(SiP)小型化,设计周期缩减和DFM驱动设计.以及一个垒新的电源完整性建横解决方案 。这些新功能可以提高从事单芯片和多芯片封装/SiP的数字、模拟、RF和混合信号IC封装设计师的效率 。
新版本推出了新规则和约束导向型自动化能力,解决了高密度互连(HDI)衬底制造的设计方法学问题,而这对于提高小型化和功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小 。通过促成团队型设计,多个设计师可以同时进行同一个设计,有效缩短设计周期,实现快速上市 。
文章插图
在无线设备以及使用电池的设备巾,高效的供电阱络(PDN)对于低功耗设计和满足功耗管理目标至关重要 。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性 。Bayside Design首席技术官Kevein Roselle说,尖端的复杂高速IC带来了非常有挑战性的IC封装设计,包括物理实现及信号和功率完整性等方面 。随着现在对于产品小型化,提高设计师效率及实现高效PDN设计的美注.SPB16.2将会帮助设计师更好地解决设计挑战 。Cadence产品营销部主管Steve Kamin表示.在新版本中.他们为IC封装与SiP技术提供了重要的改进,很高兴看到Bayside Design等设计公司从中实现了设计能力的提升 。Ca-denee致力于与设计链上的主要厂商建立联系,从而改他们的技术,井保持Cadence在帮助设计师实现,甚至超越其设计目标方面的领先地位 。
【Cadence发布电子开发工具新版本,可解决新出现的芯片封装设计问题】 此外,通过与制造设备领先厂商Kulicke&Sofia达成协议,Cadence使用Kulicke&Sofia认证的键台线IP配置库.实现了DFM导向型键台线设计.提高了产出率井减少了制造延迟 。Kulicke&Sofia产品营销经理PaulReid认为,随着键合线封装变得越来越复杂,为了避免制造问题,设计师正面临着设计内DFM匹配性的挑战,而该公司现在可以通过SPB平台向设计者提供面向DFM键合线配置库 。
责任编辑:tzh
推荐阅读
- 中兴通讯发布基于谷歌Android TV生态的远场智能语音机顶盒S300
- ARM发布新一代Mali-G77 GPU:性能猛增30% 功耗大降50%
- ARM发布全新A77核心!网友:全新又如何,华为照样用
- 瑞萨电子推出领先业界的RX系列首款内置模拟前端的微控制器 RX23E-A产品组,用于高精度传感及测量设备
- 中兴通讯发布5G安全白皮书
- 全国照明产业供应链大会优秀企业——和天电子
- 新唐科技发布NuMicro® M2351 物联网安全微控制器
- 小米发布手表Color运动版:支持血氧检测 多功能NFC可刷地铁公交
- 功率器件的前世今生
- 功率电子器件应用要求以及概述